Новая микросхема имеет производительность операций с фиксированной точкой 528 GMAC (multiply-and-accumulate) и свыше 190 GFLOPS и может применятся в телевещании, обработке медицинских изображений, беспроводных коммуникациях, высокопроизводительных вычислениях и пр.
Virtex-5 SXT240T включает 1056 блоков DSP48E размером 25x18 бит и с типовым потреблением энергии 1.4 мВт/100 МГц, из которых можно создавать масштабируемые цепочки обработки сигналов и эффективно управлять энергопотреблением не снижая быстродействия. В микросхеме также имеются 18 Мбит блочной RAM и 24 высокоскоростных последовательных трансиверов GTP, каждый из которых поддерживает скорость до 3.75 Гбит/с.
Кроме того, в поддержку новой микросхемы Xilinx выпустила Floating-Point Operator (FPO) IP v4.0, оптимизированное для использования 25x18 DSP-блоков DSP, таким образом для выполнения операций с плавающей точкой требуется вдвое меньше ресурсов, чем ранее.
Для создания дизайна DSP для устройств SXT240T предназначен XtremeDSP Solution Development Tools Package, который включает System Generator for DSP и AccelDSP, и входит в новый унифицированный пакет ISE Design Suite 10.1, обеспечивающий разработку FPGA, встроенных и DSP-систем набором инструментов с полной функциональной совместимостью.
Образцы микросхем Virtex-5 SX240T будут выпущены в III, а начало массовых поставок ожидается в IV квартале 2008 г. Floating-Point Operator IP V4.0 поставляется заказчикам бесплатно, в составе стандартной IP-библиотеки Core Generator из ISE Design Suite 10.1.01.